a&s专业的自动化&安全生态服务平台
公众号
安全自动化

安全自动化

安防知识网

安防知识网

手机站
手机站

手机站

大安防供需平台
大安防供需平台

大安防供需平台

资讯频道横幅A1
首页 > 资讯 > 正文

世芯电子提高先进封装研发投资以满足高性能运算IC市场需求

世芯电子提供的高性能运算设计方案能无缝整合高性能运算系统芯片设计和先进封装技术。
资讯频道文章B

  近年来先进封装(Advanced Package)成为了高性能运算客制化芯片(High Performance Computing ASIC)成功与否的关键。随着市场需求不断升级,世芯电子致力于投资先进封装关键技术,将其更有效率的整合到芯片设计供应链中, 以实现全客制化的合作模式。

  随着高阶应用市场的发展,科技系统大厂开始必须透过软硬体系统整合来实现创新,使其产品达到更强大的功能与强化的系统效能。也因为如此,现今各个系统大厂与OEM对客制化芯片(ASIC)的需求呈现高度成长。特别是在高性能运算系统芯片(SoC)领域,IC设计本身非常复杂且成本已经相当昂贵,如果再加上后端设计包含封装,测试,供应链整合等等会是更大规模的投资。在成本及效率的考虑下,各大企业选择与专业高阶ASIC设计公司合作已是必然的趋势。

  高性能运算IC的成功关键取决于先进封装技术

  高阶应用市场的高性能运算系统芯片成长强劲,伴随的是前所未有对先进封装技术的依赖。由台积电所研发的先进封装技术CoWoS 及InFO 2.5D/3D封装对于成功部署当今的HPC SoC ASIC至关重要。CoWoS封装可以实现把数个小芯片(Chiplets)黏合在同一中介片(Interposer)同一封装基板(Substrate)上,以达到“系统级微缩”的境界,大大提升了SoC之间互连密度和性能,是科技史上的一大突破。另一先进封装技术为多芯片模组(Multi-Chip-Module,简称MCM)也是类似概念。与传统封装不同,先进封装需要与电路设计做更多的结合,加上必须整合产业的中下游,对设计整合能力是一大挑战,也是门槛相当高的投资。

先进封装CoWoS, 2.5D Package - 世芯的高性能运算设计解决方案能无缝整合系统芯片设计和先进封装技术, 进而提升互连密度和性能(图片来源于世芯电子)

  世芯看到了高性能系统运算ASIC设计服务市场对先进封装需求的急速成长。“如今,各个科技大厂正大量投资于IC前端设计,以求跟自家产品完美结合以最大程度区别市场差异性及市场领先地位。他们此刻需要的是与杰出的专业ASIC设计服务公司合作,才不会让他们的大量投资及时间成本付诸流水。”世芯电子总裁兼首席执行官沈翔霖说到。

  世芯是客户在高性能运算市场客制化芯片的重要伙伴

  世芯电子提供的高性能运算设计方案能无缝整合高性能运算系统芯片设计和先进封装技术。世芯的MCM 于2020年量产,CoWoS 于2021 年量产。现有大尺寸系统芯片几乎是光罩的最大尺寸(Reticle Size,800mm2)。 中介片(Interposer)设计为 3~4倍于光罩最大尺寸(3~4X Reticle Size),而先进封装尺寸甚至达到 85x85mm2是现有封装技术的极限。这都是经过多项客户产品成功量产验证过的。也证明了世芯的高性能运算设计方案满足高性能运算IC市场需求,是其取得市场领先地位的重要关键。


参与评论
回复:
0/300
文明上网理性发言,评论区仅供其表达个人看法,并不表明a&s观点。
0
关于我们

资讯是全球知名展览公司百科展览集团旗下的专业媒体平台,自1994年品牌成立以来,一直专注于安全&自动化产业前沿产品、技术及市场趋势的专业媒体传播和品牌服务。从安全管理到产业数字化,资讯拥有首屈一指的国际行业展览会资源以及丰富的媒体经验,提供媒体、活动、展会等整合营销服务。

免责声明:本站所使用的字体和图片文字等素材部分来源于互联网共享平台。如使用任何字体和图片文字有冒犯其版权所有方的,皆为无意。如您是字体厂商、图片文字厂商等版权方,且不允许本站使用您的字体和图片文字等素材,请联系我们,本站核实后将立即删除!任何版权方从未通知联系本站管理者停止使用,并索要赔偿或上诉法院的,均视为新型网络碰瓷及敲诈勒索,将不予任何的法律和经济赔偿!敬请谅解!
© 2024 - 2030 Messe Frankfurt (Shenzhen) Co., Ltd, All rights reserved.
法兰克福展览(深圳)有限公司版权所有 粤ICP备12072668号 粤公网安备 44030402000264号
用户
反馈
Baidu
map